特征
- 性能定点dsp
- 1.67-/1.39-/1.17-/1-ns指令周期
- 600-/720-/850兆赫,1 GHz时钟频率
- 八条32位指令/周期
- 二十八次行动/周期
- 4800,5760,6800,8000 MIPS
- *软件-与C62x™兼容
- C 6414/15/16 Pin兼容器件
- 可提供扩展温度器件
- VelociTI.2对VelociTI™™高级超长指令字(VLIW)TMS320C64x™核的扩展
- 八个具有VelociTI.2扩展的高度独立的功能单元:
- 6个ALU(32-/40位),每个时钟周期支持单32位、双16位或四位8位算术。
- 两个乘法器支持每个时钟周期4个16x16位乘数(32位结果)或每个时钟周期8个8x8位乘数(16位结果)。
- 不结盟负载存储体系结构
- 64 32位一般用途登记册
- 指令包装减少代码大小
- 所有指令有条件
- 八个具有VelociTI.2扩展的高度独立的功能单元:
- 指令集特征
- 字节可寻址(8-/16-/32-/64位数据)
- 8位溢出保护
- 位场提取,设置,清除
- 标准化,饱和,位计数
- VelociTI.2™增强正交性
- [C 6416 T]
- 支持超过833 7.95Kbps的AMR
- 可编程代码参数
- TCP[C6416T]
- 支持高达10 2 Mbps或60 384-Kbps 3 GPP(6次迭代)
- 可编程Turbo码及译码参数
- L1/L2内存结构
- 128 K位(16K字节)L1P程序缓存(直接映射)
- 128 K位(16K字节)L1D数据缓存(双向集关联)
- 8m位(1024 K-Byte)L2统一映射RAM/缓存(灵活分配)
- 两个外部内存接口(EMIFs)
- 一个64位(EMIFA),一个16位(EMIFB)
- 异步存储器(SRAM和EPROM)和同步存储器(SDRAM、SBSRAM、ZBT SRAM和FIFO)的无胶接口
- 1280米-字节总可寻址外部内存空间
- 增强直接存储器存取(EDMA)控制器(64个独立信道)
- 主机-端口接口(HPI)
- 用户可配置总线宽度(32-/16位)
- 32位/33 MHz,3.3-V PCI主/从接口符合PCI规范2.2[C6415T/C6416T]
- 三个PCI总线地址寄存器:
预取存储器
非预取存储器I/O - 四线串行EEPROM接口
- DSP程序控制下的PCI中断请求
- 基于PCI I/O循环的DSP中断
- 三个PCI总线地址寄存器:
- 三个多通道缓冲串行口
- 与T1/E1、MVIP、SCSA帧的直接接口
- 每个频道最多256个频道
- ST总线交换AC 97兼容
- 串行外设接口兼容(摩托罗拉™)
- 三个32位通用计时器
- 乌托邦[C6415T/C6416T]
- 乌托邦2级从ATM控制器
- 8位发送和接收操作,每个方向可达50兆赫
- 用户定义的单元格格式最多可达64字节
- 16个通用I/O(GPIO)销
- 柔性锁相环时钟发生器
- IEEE-1149.1(JTAG))边界扫描兼容
- 532-Pin Ball Grid Array(BGA)包(GLZ和ZLZ后缀),0.8毫米球距
- 0.09-m/7级-C级u金属工艺(CMOS)
- 3.3-V I/O,1.1-V内部(600 MHz)
- 3.3-V I/O,1.2-V内部(720/850 MHz,1 GHz)
C62x、VelociTI.2、VelociTI和TMS320C64x是德州仪器公司的商标。
摩托罗拉是摩托罗拉公司的商标。
IEEE标准1149.1-1990年标准-测试-访问端口和边界扫描体系结构.
C62x、VelociTI.2、VelociTI和TMS320C64x是德州仪器公司的商标。
Motorla是摩托罗拉公司的注册商标。
描述
TMS320C64x™DSP(包括TMS320C6414T、TMS320C6415T和TMS320C6416T器件))是TMS320C6000™数字信号处理器平台中性能的定点数字信号处理器.TMS320C64x™(C64x™)是基于德州仪器公司(TI)开发的第二代高性能、*的VelociTI™超长指令字(VelociTI.2™)体系结构,使这些DSP成为无线基础设施应用的理想选择。C64x™是C 6000™平台的代码兼容成员。
以1 GHz的时钟速率,C64x设备的性能高达每秒8000百万条指令(MIPS),为高性能DSP编程挑战提供了成本效益高的解决方案。C64x™DSP具有高速控制器的操作灵活性和阵列处理器的数值处理能力。C64xdsp核心处理器有64个32位字长的通用寄存器和8个高度独立的功能单元--两个32位结果乘法器和六个算术逻辑单元(ALU)--带有VelociTI.2™扩展。VelociTI.2在八个功能单元中的™扩展包括新的指令,以加快关键应用程序的性能,并扩展VelociTI™体系结构的并行性。C64x每周期可产生4个16位多累加(MAS),总每秒4000百万台(MMACS),或8位每周8位Macs,总共8000 MMACS。C64xDSP还具有特定应用的硬件逻辑、片上存储器和与其他c 6000™平台设备类似的片上外设。
C6416T设备有两个高性能的嵌入式协处理器[Viterbi协处理器(VCP)和Turbo协处理器(TCP)],大大加快了芯片上的信道解码操作。工作在CPU时钟除以-4的VCP可以解码超过833 7.95Kbps的自适应多速率(AMR)[K=9,R=1/3]语音信道.VCP支持约束长度K=5、6、7、8和9、速率R=1/2、1/3和1/4,以及柔性多项式,同时生成硬决策或软决策。以CPU时钟除以2的TCP可以解码高达60 384-Kbps或10个2 Mbps的Turbo编码信道(假设6次迭代)。TCP实现了*日志映射算法,并被设计为支持第三代合作项目(3 GPP和3GPP2)所需的所有多项式和速率,具有*可编程的帧长和turbo交织器。译码参数,如迭代次数和停止准则也是可编程的。通过EDMA控制器实现VCP/TCP与CPU之间的通信。
C64x使用一种基于两级缓存的体系结构,并且拥有强大而多样的外围设备。第1级程序缓存(L1P)是128 kbit直接映射缓存,第1级数据缓存(L1D)是128 kbit双向集关联缓存。二级内存/缓存(L2)由程序和数据空间之间共享的8 Mbit内存空间组成。L2存储器可以配置为映射内存或缓存(最多256 K字节)和映射内存的组合。外围设备包括三个多通道缓冲串行端口(Mcbsp);一个8位异步传输模式(Atm)从口的通用测试和操作物理接口[c6415T/c6416T];三个32位通用定时器;一个用户可配置的16位或32位主机端口接口(hpi 16/hpi 32);外围组件互连(Pci)[c6415T/c6416T];通用输入/输出端口(GPIO)和两个无胶外部存储器接口(64位emifa和16位emifb)。),两者都能够与同步和异步存储器和外围设备进行接口。
C64x有一整套开发工具,包括:具有C64x特定增强功能的高级C编译器、简化编程和调度的程序集优化器以及Windows。调试器接口,用于源代码执行的可见性。
TMS320C6000、C64x和C 6000是德州仪器公司的商标。
Windows是微软公司的注册商标。
其他商标是其各自所有者的财产。
在本文件的其余部分中,TMS320C6414T、TMS320C6415T和TMS320C6416T应称为通用的TMS320C64x或C64x,在具体的情况下,它们各自的完整设备编号将被使用或缩写为C6414T、C6415T或C6416T。
这些C64x™设备有两个EMIF(64位EMIFA和16位EMIFB)。在信号名称前面的前缀A表示它是EMIFA信号,而在信号名称前面的前缀B表示它是EMIFB信号。在本文档的其余部分中,在通用的EMIF讨论区域中,可以从信号名称中省略前缀A或B。
所有评论仅代表网友意见,与本站立场无关。